1 頁 (共 1 頁)

這樣的DAC值得做嗎?

文章發表於 : 週四 7月 21, 2011 12:55 am
Xaerix
最近想打造一部自己想玩的DAC來試試
想詢問網民們的建議,或是曾經的DIY使用心得!

DAC的主體架構自己大概有個初步的規劃了

數位接收部分會有兩顆,目前確定一定有CS8416,另外DIR9001跟WM8805還在實驗中。
除了SPDIF之外還會有IIS直入跟wireless module輸入。會有數位輸出用CS8406
升頻IC暫定SRC4192與AD1896,數位濾波IC決定有DF1706與SM5847為主,另外也許有
特性較差的SM5818與SM5840做比較。以上講了那麼多可能會有點混亂!
那麼重點在於我要用FPGA去做所有介面的整合,真正的DAC晶片部分會用PCM1704,
若是要用其他的R2R晶片或的Delta-Sigma晶片皆可,因為有FPGA,一切好辦!

會想做這東西是想做許多比較與驗證許多事如下!
1.NOS與OS比較,以48K而言,NOS1X、2X、4X、8X、16X(PCM1704)、32X(SM5865)的差異。
其中4X~32X可由SRC4192、AD1896、DF1706、SM5847去組合出來。
2.非同步升頻(SRC4192、AD1896)與同步升頻(DF1706、SM5847)的差異。
3.1X~4X直接升頻(參考網兄的DAC-2011那架構)的差異。
3.reclock
4.FIFO dejitter
5.PLL dejitter使用CS2000

目前已經試驗完成了CS8416、DIR9001、wireless module、SRC4192、DF1706、PCM1704。
實驗過了的東西也有了些概念及試出的一些data sheet上沒寫到的東西。FPGA部分
以前硬體有自己做XC3S系列的板子及寫過VHDL code,介面處理上還算可以。這東西的
驗證初步都會以儀器為主,也想先確認數據與聽感的差異。

數位類比混合驗證為AP2700,FPGA VHDL數位介面用LA即可,clock系統可用PSA。

整個計畫會想一個人獨自完成,因為人多意見也多,執行不易!初步會先以洞洞版先將
數位電路部份整個兜起來,洗板子的話,最後再說,因為預估大概一半以上的時間都會
花在VHDL上。這計劃是一定會做,何時完成未知!以上各個數位部分的選擇皆有我的想法
但也想聽聽網兄們的意見!避免自己一頭熱、燒過頭、做白工!

若是有熟析XILINX系統中FIR filter IP使用方式的網兄更是歡迎討論,因為我缺這塊!

之後有空有必要的話在慢慢PO出近來一些IC及各個區塊的實驗結果。

Re: 這樣的DAC值得做嗎?

文章發表於 : 週四 7月 21, 2011 8:18 am
componentbeggar